PCB PDN design guidelines (PCB电源完整性设计指导) ------PCB平面图指南
PCB PDN design guidelines (PCB电源完整性设计指导) ------PCB平面图指南
在开始进行PCB布局之前,必须注意正确放置组件。 较低等级的模拟,高速数字和噪声电路(继电器,大电流开关等)必须彼此分开,以将PCB子系统之间的噪声耦合降至最低。 通过将可用的电路板空间划分为单独的功能区域来开始PCB设计,如下图所示:
每个调节的DC电源域都由其自己的去耦滤波器(DF)隔离。 去耦滤波器通常是具有串联和并联元件的低通滤波器,如下图所示。串联元件或模块是根据功能和EMC要求选择的,通常是电阻器,电感器或铁氧体磁珠。 并联元件或分流器是电容器。
如图1所示,每个数字逻辑组件(例如MCU或其他敏感电路模块)都应配备一个高频旁路电容器(BP)。该旁路电容器除了提供本地电荷源之外,还满足当前要求,用于限制受保护设备电源引脚上的瞬变。 此外,应为每个输入和输出提供低通滤波器(LPF),以防止耦合到连接电缆的噪声干扰PCB中的其他电路。
放置组件时,请注意走线在不同功能区域之间的路由,尤其是对于时钟和其他高速信号。 这些走线应保持尽可能短,并使其参考(平面或走线)靠近它们。 应对布局进行迭代检查和纠正,直到解决了所有EMI风险。
以上文章为千有科技专有,未经允许,不允许转发或者用于商用,否则将追责。