[EDA]实验2A:设计M=12的计数器
[EDA]实验2A:设计M=12的计数器
一、实验内容
- 用161计数器芯片,设计一个M=12的计数器
- 上电后,对CLK信号,从0顺序计数到11,然后回绕到0
- 当计数值为11的CLK周期,溢出信号OV输出一个高电平,其他周期OV信号输出0
- 用波形仿真观察电路结果
二、实验步骤
本实验由Quartus软件来实现,过程如下:
- 首先建立一个新项目(该实验我建立的项目名称为top)。
- 再在该项目下面添加一个新的bdf文件窗口,并保存该文件,名称为mytop.
- 在该窗口里面进行电路连接,在进行连接之前,先对74161的相关知识进行了解;
下图为74161芯片引脚功能
下图是74161芯片的内部结构图,从图中可以看到,161芯片内部主要包括一个4比特计数器和一个并行置数电路, 另外还有2个逻辑门用于工作使能和进位控制。
74161芯片的工作逻辑真值表和工作时序如下图所示
在了解了74161的相关知识以后,在pdf窗口进行电路连接,下图为我的电路连接:
对连接好的电路进行编译。 - 编译成功以后,点击“New File”-----“Vector Waveform File”新建波形文件,点击“Node Finder”-----“List”添加引脚,并给波形引脚添加波形:
- 点击波形仿真,得到仿真波形:
三、实验心得
如仿真图最后一行的OUT可知,设计的是一个12进制的计数器,在第十二个周期的时候出现了一个高电平,达到了实验要求。