三态门、项目和双级D型触发器的仿真分析
1.三态门
下面是程序、等效图和仿真结果。
上图为三态门的verilog程序;可以看出有一个变量是inout格式;
同时通过赋值 条件语句对dio赋值;
上图就是该三态门的等效电路,其中一个dio属于高阻态;
仿真结果中能看出,高组态是加黑的线条,并且既不是0V也不是5V;
当en为高电平时,dio为高电平;
当en为低电平时,dio为高阻态。
2.双级D形触发器
下面三张分别为程序、等效图、仿真图;
双级d形触发器对于移位寄存器的理解非常关键,从程序中看到,同一份除法时钟clk;
并发生了两次数值传递,而根据单级D形触发器的知识可以知道q0取决于din的赋值,而q1取决于q0的赋值;也就是第二个触发器的输入就是第一个触发器的输出;
从等效图可以更明显看出,同一个clk下,第一个输出就是第二个的输入;
从仿真结果可以看到,q1的波形相对于q0发生向右移动一个周期;也就是输出数值发生了移位。
3.不能单独打开.v,而是要打开.qpf
当我们打开已经写好的 .v程序,需要通过quartus打开进行仿真测试;
此时不能直接通过open 打开 .v;
而是打开对应的 .qpf 文件就可以仿真了。
或者创建一个新的项目,然后将.v文件添加到新创建的项目中才能仿真,单独的.v文件不能进行仿真。