<主要是对接课内考试,有些重复或者普通知识点不提及>
<笔记主要是做给自己看,用以期末的复习>
第2章 微处理器与总线
2.2 8086/8088 微处理器
2.6 总线
1.总线基本概念
(2020/11/16)基本概念
名称 |
定义 |
总线 |
一组导线和相关的控制,驱动电路的集合,是计算机系统各部件之间传输地址,数据和控制信息的通道。 |
时序 |
CPU各引脚信号在时间上的关系。 |
总线周期 |
CPU完成一次访问内存或者接口操作需要的时间。一个总线周期至少包括4个时钟周期。 |
2.总线模式
(2020/11/16)8088最小模式下的系统总线【p87-88】

※ 图片要背诵 |
※ MN/MX外接5V,引脚接高电平 |
※ 8282锁存器是三组 |
(2020/11/16)8088最大模式下的系统总线【p88-89】

※ 图片要背诵 |
※ MN/MX外接地,引脚接低电平 |
※ 8282锁存器是三组,这里未完全画出 |
3.最小模式总线时序
(2020/11/16)典型总线周期

一些小点 |
如果要延长总线周期,只需在T3后加入一个或者若干个Tw时钟周期,但实际上,加入到4个及以上系统就会报错。 |
理论情况下,读从T3开始,写从T2开始,如图所示,因为读比写多了一个延时,延时完才能进行读操作,有一个信息转换的过程。 |
实际情况下,读写都是从T4开始,才可以稳定读写。 |
(2020/11/16)8088最小模式下的读周期

读周期时间段如下所示
时钟周期 |
最小模式下读周期对应的内容 |
T1 |
CPU通过A16-A19/S3-S6,A8-A15,AD0-AD7送出20位地址;同时,输出地址允许信号ALE将20位地址信号锁存在地址线上;同时,IO/M信号线送出读访问操作的部件;同时,DT/R信号送出R有效,表明信息将从IO或M读到CPU。 |
T2 |
A16-A19有效,表示将对M中某段进行操作(对M操作;同时,数据允许信号DEN有效,表示数据总线上将具有有效数据;同时,读选通信号RD有效,表示CPU可对IO/M进行读操作。 |
T3 |
AD0-AD7分时复用的数据线上的数据信号。 |
T4 |
CPU从数据总线上读入数据。 |
(2020/11/16)8088最大模式下的写周期
