CRD500:Can't place multiple pins assigned to pin location Pin_F16
程序综合时出错:
Error (176310): Can't place multiple pins assigned to pin location Pin_F16 (IOPAD_X41_Y19_N14)
Info (176311): Pin ad_din[4] is assigned to pin location Pin_F16 (IOPAD_X41_Y19_N14)
Info (176311): Pin ~ALTERA_nCEO~ is assigned to pin location Pin_F16 (IOPAD_X41_Y19_N14)
、
原因及解决方法:
CRD500在设计原理图时,AD采样的输入信号ADDB5与FPGA的F15连接,而F15为多功能IO,可作为nCEO,也可以作为通用IO。如图7-9所示。在FPGA配置程序时作为nCEO,FPGA正常工作后即作为AD输入接口。为此,需要在Quartus中对该多功能管脚进行设置。
在QUARTUS中右键单击目标器件,选择Device选项,打开设置界面,如图7-10所示。
图7-10
图7-11
在弹出的界面中单击“Device and Pin Options”,打开管脚设置界面,在界面中将nCEO的属性设置为“Use as regular I/O”。
图7-12
如果将nCEO设置为“Use as programming pin”,则程序中使用到了AD采样数据时,在程序编译综合时,会出现以下的“Error”提示信息:
Error (176310): Can't place multiple pins assigned to pin location Pin_F16 (IOPAD_X41_Y19_N14)
Info (176311): Pin ad_din[4] is assigned to pin location Pin_F16 (IOPAD_X41_Y19_N14)
Info (176311): Pin ~ALTERA_nCEO~ is assigned to pin location Pin_F16 (IOPAD_X41_Y19_N14)
将nCEO的属性设置为“Use as regular I/O”后,可完成程序的正常编译。