FPGA---------串口8位转32位收发数据
我们普通的串口收发是8位传输,加上起始位与停止位,一共十位,我为了能让串口一次性发送与接收32位数据,不过缺陷是只能发送32位、16位、8位、4位的数据(即4的倍数):
详细工程在我的****下载资源中
主要逻辑如下:
接收模块RX主要控制逻辑:
发送模块主要控制逻辑:
功能实现:接收发送32位数据
我们普通的串口收发是8位传输,加上起始位与停止位,一共十位,我为了能让串口一次性发送与接收32位数据,不过缺陷是只能发送32位、16位、8位、4位的数据(即4的倍数):
详细工程在我的****下载资源中
主要逻辑如下:
接收模块RX主要控制逻辑:
发送模块主要控制逻辑:
功能实现:接收发送32位数据