Vivado DDS IP核使用和仿真(一、单通道信号发生器)小补充
请先看上一篇博文:https://blog.****.net/u013215852/article/details/91042672
在此博文的最后,生成了同时输出正弦信号和余弦信号,一些读者对此有一些疑问,其实很简单,按照上一篇的设置,如果把output设置为Sine and Cosine,那么IP核会自动将输出的宽度扩大一倍,即16变成了32,根据下图可知高16位为SINE,低16位为COSIN
仿真结果如下:
请先看上一篇博文:https://blog.****.net/u013215852/article/details/91042672
在此博文的最后,生成了同时输出正弦信号和余弦信号,一些读者对此有一些疑问,其实很简单,按照上一篇的设置,如果把output设置为Sine and Cosine,那么IP核会自动将输出的宽度扩大一倍,即16变成了32,根据下图可知高16位为SINE,低16位为COSIN
仿真结果如下: