交换机 KSZ8863 datasheet 中文 翻译
Integrated 3-Port 10/100 Managed Switch with PHYs
KSZ8863MLL/FLL/RLL是一款高度集成的3口开关芯片集成电路,占用的空间最小。它们的目的是使新一代低端口计数,成本敏感和电力效率10/100Mbps开关系统。低功耗、高级电源管理和复杂的QoS特性(例如IPv6优先级分类支持)使这些设备成为IPTV、IP-STB、VoIP、汽车和工业应用程序的理想设备。KSZ8863系列被设计用于支持当今开关系统的绿色要求。先进的电源管理方案包括软件断电、每个端口断电和当端口空闲时关闭收发器的能量检测模式。KSZ8863MLL/FLL/RLL还提供旁路模式,支持系统级节能。在这种模式下,通过MII接口连接到交换机的处理器可以在不影响正常开关操作的情况下关闭。
KSZ8863系列提供的配置使其灵活性能够满足不同应用的需求:•KSZ8863MLL:两台10/100BASE-T/TX收发机和一个MII接口。•KSZ8863RLL:两个10/100BASE-T/TX收发机和一个RMII接口。•KSZ8863FLL:一个100BASE-FX,一个10/100BASE-T/TX收发机和一个MII接口。该设备采用符合rohs的48针LQFP封装。也有工业级和汽车级。数据表和支持文件可以在Micrel的网站上找到:www.micrel.com。
- IEEE 802.1q VLAN支持多达16组(全范围的VLAN id)-每个端口的VLAN ID标签/untag选项-基于每个端口的IEEE 802.1p/q标签插入或删除(出口)-可编程的速度限制在每个端口的入口和出口的基础上-以%控制广播风暴保护(全球和每个港口为基础)- IEEE 802.1d快速生成树协议支持-在port3支持tail标记模式(在FCS之前添加1个字节),通知处理器哪个入口端口接收数据包及其优先级-旁路功能,当CPU(端口3接口)进入休眠模式时,自动维持端口1和端口2之间的切换功能——Self-address过滤- port1和port2的单独MAC地址-支持RMII接口和50mhz参考时钟输出- IGMP窥探(Ipv4)支持多播包过滤- IPv4/IPv6 QoS支持。- MAC过滤功能,将未知的单播包转发到指定端口
•全面配置寄存器访问-所有内部寄存器的串行管理接口(SMI)- MII管理(MIIM)接口到PHY寄存器-高速SPI和I2C接口到所有内部寄存器- I/0引脚捆扎和EEPROM程序选择寄存器在非托管切换模式-可动态配置的控制寄存器(端口优先级802.1p/d/q, AN…)•QoS/CoS包优先级支持-每个端口,802.1p和基于差分的-每个端口重映射802.1p优先字段,基于四个优先级•经过验证的集成3口10/100以太网交换机-第三代交换机三个mac和两个PHYs完全符合IEEE 802.3u标准-使用1K MAC地址查找表和存储转发架构,确保快速的数据包交付
全双工IEEE 802.3倍流量控制(暂停)与力模式选项-半双工背压流量控制- HP Auto MDI-X用于可靠的检测和校正直通和交叉电缆与禁用和启用选项-基于tdr的Micre LinkMD®电缆诊断许可证,可识别有故障的铜电缆- MII接口支持MAC模式和PHY模式-全面的LED指示灯支持链接,活动,全/半双工和10/100速度- HBM ESD额定4kV•开关监控功能端口镜像/监视/嗅探:任何端口或MII的入口和/或出口流量- MIB计数器为完全符合统计收集34 MIB计数器每个端口-用于远程故障诊断的环回模式•低功耗-全芯片软件关机(寄存器配置未保存)-能量检测模式支持-动态时钟树关机功能-基于每个端口的软件在PHY上省电(空闲链路检测,寄存器配置保留)-电压:3.3V VDDIO采用单3.3V电源,内部1.8V LDO- VDDIO可选3.3V、2.5V、1.8V- VDDA_3.3的收发电源3.3V•工业温度范围:- 40℃至+85℃•可在48针LQFP,无铅包装应用程序•典型——VoIP电话-置顶/游戏盒——汽车——工业控制——IPTV POF- SOHO住宅网关-宽频带网关/防火墙/ v*n-集成DSL/电缆调制解调器-无线局域网接入点+网关-独立的10/100开关
功能描述KSZ8863MLL/FLL/RLL包含两个10/100物理层收发器和三个MAC单元,带有一个集成的第2层托管交换机。KSZ8863MLL/FLL/RLL可以灵活地驻留在托管或非托管设计中。在托管设计中,主机处理器通过SMI接口、MIIM接口、SPI总线或I2C总线完全控制KSZ8863MLL/FLL/RLL。在系统重置时,通过I/O打包和/或EEPROM编程实现非托管设计。在媒体端,KSZ8863MLL/FLL/RLL在两个物理层端口上都支持IEEE 802.3 10BASE-T和100BASE-TX。物理信号的传输和接收是通过使用专利的模拟电路增强,使设计更有效,并允许更低的功耗和更小的芯片模具尺寸。功能概述:物理层收发机100年base-tx传输100BASE-TX传输函数执行并行-串行转换、4B/5B编码、置乱、nrz - nrzi转换、MLT3编码和传输。该电路从并行到串行的转换开始,将MII数据从MAC转换成125MHz的串行比特流。然后将数据流和控制流转换为4B/5B编码,然后是一个扰码器。序列化后的数据进一步从nrz格式转换为nrzi格式,然后在MLT3电流输出中传输。设定的输出电流是一个external1% 11.8 kΩ1:1变压器变压比电阻。输出信号的典型上升/下降时间为4ns,在振幅平衡、超调和定时抖动方面符合ANSI TP-PMD标准。波形的10BASE-T输出也被集成到100BASE-TX发射机中。100年base-tx接收100BASE-TX接收机功能实现自适应均衡、DC恢复、MLT3-to-NRZI转换、数据和时钟恢复、NRZI-to-NRZ转换、解扰、4B/5B解码、串并联转换。接收端从均衡滤波器开始补偿双绞线上的符号间干扰(ISI)。由于幅值损失和相位畸变是电缆长度的函数,均衡器必须调整其特性以优化性能。在本设计中,变量均衡器根据输入信号强度与某些已知电缆特性的比较进行初始估计,然后对自身进行调优。这是一个持续的过程,可以根据环境变化(如温度变化)进行自我调整。然后,均衡信号经过直流恢复和数据转换块。采用直流恢复电路补偿基准漂移的影响,提高动态范围。差分数据转换电路将MLT3格式转换回NRZI格式。切片阈值也是自适应的。时钟恢复电路从NRZI信号的边缘提取125MHz时钟。然后使用这个恢复时钟将NRZI信号转换成NRZ格式。这个信号是通过4B/5B解码器后面的解码器发送的。最后,将NRZ串行数据转换为MII格式,并作为输入数据提供给MAC。锁相环时钟合成器KSZ8863MLL/FLL/RLL产生125MHz、62.5MHz和31.25MHz时钟用于系统定时。内部时钟由外部25MHz或50MHz晶体或振荡器产生。KSZ8863RLL可以为RMII接口生成一个50MHz的参考时钟扰频器/ De-scrambler (100 base-tx只有)扰码器的作用是扩展信号的功率谱,以减小电磁干扰(EMI)和基线漂移。传输数据通过使用11位宽线性反馈移位寄存器(LFSR)进行置乱。扰码器生成一个2047位的非重复序列,然后接收机使用与发射机相同的序列对传入的数据流进行解码。100年base-fx操作100BASE-FX操作类似于100BASE-TX操作,区别在于扰码器/解扰器和MLT3编码器/解码器在传输和接收时被绕过。此外,自动协商被绕过,自动MDI/MDI- x被禁用。
100年base-fx信号检测在100BASE-FX操作中,FXSD(光纤信号检测)输入脚48通常连接到光纤收发机SD(信号检测)输出脚。端口1的寄存器192位6可以选择光纤信号阈值,当FXSD小于该阈值时,检测不到光纤信号,产生远端故障(FEF)。当FXSD超过阈值时,将检测到光纤信号。或者,设计人员可能选择不实现FEF特性。在本例中,FXSD输入pin被绑定到强制100BASE-FX模式。
外汇信号阈值为确保正常工作,建议使用电阻分压器调整光纤收发器SD输出电压摆幅,以匹配FXSD pin的输入电压阈值。100年base-fx远端故障当光纤收发信机接收端的信号检测逻辑错误时,就会发生远端故障(FEF)。KSZ8863FLL在其FXSD输入低于光纤信号阈值时检测FEF。当检测到FEF时,KSZ8863FLL通过在帧与帧之间的空闲期间发送84个1后面跟着一个0来向它的光纤链路伙伴发送FEF已经发生的信号。默认情况下,启用了FEF。10 base - t传输10BASE-T驱动器与100BASE-TX驱动器相结合,允许使用相同的磁性进行传输。它们内部呈波形,并预先强调成典型的2.3V振幅输出。在全一曼彻斯特编码信号驱动下,谐波含量至少比基频低27dB。10 base - t接收在接收端,采用了输入缓冲器和电平检测抑制电路。差分输入接收电路和锁相环(PLL)执行解码功能。将曼彻斯特编码的数据流分为时钟信号和NRZ数据。抑制电路拒绝电平小于400mV或脉冲宽度较短的信号,以防止RXP-or-RXM输入端的噪声错误地触发解码器。当输入超过压制限制时,锁相环锁定输入信号,KSZ8863MLL/FLL/RLL解码数据帧。接收时钟在数据接收之间的空闲期间保持活动状态。MDI / MDI-X汽车交叉为了消除类似设备之间交叉电缆的需要,KSZ8863MLL/FLL/RLL支持HP Auto MDI/MDI- x和IEEE 802.3u标准MDI/MDI- x自动交叉。HP Auto MDI/MDI- x是默认值。自动检测功能检测远程传输和接收对,并正确分配传输和接收对KSZ8863MLL/FLL/RLL设备。当终端用户不知道电缆类型时,该特性非常有用,而且还节省了额外的上行配置连接。自动交叉功能可以通过端口控制寄存器或MIIM PHY寄存器禁用。IEEE 802.3u标准MDI和MDI- x定义如表2所示。
直接电缆
直线电缆将MDI设备连接到MDI- x设备,或将MDI- x设备连接到MDI设备。图1描述了网卡(MDI)和交换机或集线器(MDI- x)之间典型的直线电缆连接。
自动协商KSZ8863MLL/FLL/RLL符合IEEE 802.3u规范第28条中定义的自动协商协议。自动协商允许无屏蔽双绞线(UTP)连接伙伴选择最佳的共同工作模式。在自动协商中,链接伙伴通过链接相互宣传自己的功能。如果不支持自动协商,或者KSZ8863MLL/FLL/RLL链路伙伴被迫绕过自动协商,KSZ8863MLL/FLL/RLL通过在其接收端观察信号来设置其工作模式。这就是所谓的并行检测,允许KSZ8863MLL/FLL/RLL在没有自动协商广告协议的情况下,通过监听固定信号协议来建立链路。link up过程如图3所示。
LinkMD®电缆诊断KSZ8863MLL/FLL/RLL支持LinkMD®。LinkMD®特性利用时域反射法(TDR)对电缆敷设设备进行分析,以解决常见的电缆敷设问题,如开路、短路和阻抗不匹配。LinkMD®通过向MDI和MDI- x对发送已知振幅和持续时间的脉冲,然后分析反射信号的形状。对脉冲持续时间进行定时可以显示到电缆故障的距离。内部电路以用户可读的数字格式显示TDR信息。注意:电缆诊断仅适用于铜连接,不支持光纤操作。访问LinkMD®分别通过访问端口1和端口2的PHY特殊控制/状态寄存器{26,42}和LinkMD结果寄存器{27,43}来启动;与端口寄存器一起控制端口1和端口2的13,分别禁用自动MDI/MDIX。此外,MIIM PHY寄存器0和29可用于LinkMD®访问。使用下面是一个在端口2上使用寄存器{42,43,45}的LinkMD®的示例过程。1. 通过编写一个“1”来注册45位[2],从而禁用自动MDI/MDI- x,以手动控制用于传输LinkMD®脉冲的差分对。2. 开始电缆诊断测试写一个' 1 '注册42,位[4]。这个enable位是自清除的。3.等待(轮询)寄存器42位[4]返回“0”,表示电缆诊断测试完成。4. 读取寄存器42中的电缆诊断测试结果,位[6:5]。研究结果如下:00 =正常状态(有效测试)01 =电缆中检测到的打开状态(有效测试)10 =电缆检测到短路(有效试验)11 =电缆诊断试验失败(无效试验)当KSZ8863MLL/FLL/RLL无法关闭链接伙伴时,将发生“11”情况,即无效测试。在本例中,不运行测试,因为KSZ8863MLL/FLL/RLL不可能确定检测到的信号是生成的信号的反射还是来自另一个源的信号。5. 将寄存器42、bit[0]与寄存器43、bits串联起来,得到到故障的距离[7:0];然后乘以常数0。4。电缆到故障点的距离可由下式确定:D(到电缆故障距离)= 0.4 x{(寄存器26,位[0]),(寄存器27,位[7:0])}D(到电缆故障的距离)用米表示。寄存器42和43的串联值在乘以0.4之前转换为小数。常数(0.4)可以根据不同的布线条件进行校准,包括传播速度明显不同于常模的电缆。功能概述:电源管理KSZ8863MLL/FLL/RLL支持增强的低功耗状态下的电源管理功能和能量检测,以确保在设备空闲期间的低功耗。电源管理功能下有5种运行模式,由寄存器195 (0xC3)中的2位控制,寄存器29 (0x1D)中的1位控制,寄存器45(0x2D)中的1位控制,如下图所示:寄存器195位[1:0]= 00正常操作模式寄存器195位[1:0]= 01能量检测模式寄存器195位[1:0]= 10软功率下降模式寄存器195位[1:0]= 11节电模式寄存器29,45位3 =1端口的电源关闭模式
正常操作模式这是在芯片通电或硬件重置之后寄存器195中的默认设置位[1:0]=00。当KSZ8863MLL/FLL/RLL处于正常运行模式时,所有锁相环时钟都在运行,PHY和MAC处于打开状态,主机接口准备CPU读写。在正常运行模式下,主机CPU可以在寄存器195中设置位[1:0],将当前的正常运行模式转换为其他三种电源管理运行模式中的任意一种。能量检测模式当KSZ8863MLL/FLL/RLL未连接到主动链路伙伴时,能量检测模式提供了一种比正常运行模式节省更多电能的机制。在这种模式下,该设备将节省高达87%的电力。如果电缆不插拔,KSZ8863MLL/FLL/RLL可以自动进入低功耗状态,也就是说。,能量检测模式。在此模式下,KSZ8863MLL/FLL/RLL将以1脉冲/s速率持续传输120ns宽脉冲。一旦由于电缆堵塞或试图在远端建立链路而恢复活动,KSZ8863MLL/FLL/RLL可以在能量检测模式下自动恢复到正常电源状态。能量检测模式由正常功率状态和低功率状态两种状态组成。在低功耗状态下,KSZ8863MLL/FLL/RLL通过禁用除接收机的能量检测电路外的所有电路来降低功耗。在寄存器195中,通过设置bit[1:0]=01进入能量检测模式。当KSZ8863MLL/FLL/RLL处于该模式时,将监测电缆能量。如果在寄存器196的bit[7:0] go - sleep time上,电缆上没有能量超过预配置值一段时间,KSZ8863MLL/FLL/RLL将进入低功耗状态。当KSZ8863MLL/FLL/RLL处于低功耗状态时,将持续监测电缆能量。从电缆中检测到能量后,KSZ8863MLL/FLL/RLL将进入正常电源状态。当KSZ8863MLL/FLL/RLL处于正常电源状态时,可以通过电缆收发数据包。当MII接口处于PHY模式(寄存器53位7 =0),引脚SMTXER3/MII_LINK_3连接到High,寄存器195位[1:0]=01,位2 =1(禁用锁相环),不连接电缆时,可节省约87%的电能。软功率下降模式在寄存器195中,通过设置bit[1:0]=10进入软实力下降模式。当KSZ8863MLL/FLL/RLL处于此模式时,所有锁相环路时钟被禁用,物理层和MAC处于关闭状态,所有内部寄存器值不会改变。当寄存器195中主机设置位[1:0]=00时,该设备将从当前软功率下降模式恢复到正常运行模式。节电模式启用自动协商模式,断开电缆,在寄存器195中设置bit[1:0]=11,进入省电模式。当KSZ8863MLL/FLL/RLL处于此模式时,所有锁相环路时钟均已启用,MAC处于on状态,所有内部寄存器值不变,主机接口已准备好CPU读写。在这种模式下,主要根据线路状态控制物理层收发机的开、关,实现节电。物理层保持传输,只关闭未使用的接收块。当因电缆堵塞或远端试图建立链路而恢复活动时,KSZ8863MLL/FLL/RLL可自动将PHY电源从节电模式恢复到正常电源状态。在此节电模式下,主机CPU可以在寄存器195中设置bit[1:0] =0,将当前的节电模式转换为其他三种电源管理操作模式中的任意一种。出口省电模式此外,KSZ8863MLL/FLL/RLL具有每个端口断电模式。为了节省电能,不使用的PHY端口可以通过端口控制寄存器29或45位3或MIIM PHY寄存器断电。每个端口将节省大约15毫安。
功能概述:MAC和Switch地址查找内部查找表存储MAC地址及其相关信息。它包含一个1K的单播地址表和交换信息。KSZ8863MLL/FLL/RLL保证能够学习1K个地址,并且与基于散列的查询表不同,基于散列的查询表取决于操作环境和概率,可能不能保证它能够学习的地址的绝对数量。学习如果满足以下条件,内部查找引擎将使用一个新条目更新其表:1. 接收包的源地址(SA)在查找表中不存在。2. 接收到的数据包良好;数据包没有接收错误,并且具有合法长度。查找引擎将限定SA连同端口号和时间戳插入到表中。如果表已满,则删除表的最后一个条目,为新条目腾出空间。迁移内部查找引擎还监视站点是否已移动。如果一个站点已经移动,它将相应地更新该表。迁移发生在满足以下条件时:1. 接收包的SA在表中,但是相关的源端口信息不同。2. 接收到的数据包良好;数据包没有接收错误,并且具有合法长度。查找引擎将使用新的源端口信息更新表中的现有记录。老化每当相应的SA出现时,查找引擎就更新记录的时间戳信息。时效过程中使用时间戳。如果一条记录在一段时间内没有更新,查找引擎将从表中删除该记录。查找引擎不断执行老化过程,并将不断删除老化记录。老化周期约为200秒。可以通过寄存器3 (0x03)位[2]启用或禁用此特性。转发KSZ8863MLL/FLL/RLL使用如下流程图所示的算法转发包。图4显示了转发算法的第一阶段,其中搜索引擎查找目标地址的VLAN ID、静态表和动态表,并得到“port to forward 1”(PTF1)。然后通过生成树、IGMP监视、端口镜像和端口VLAN进程进一步修改PTF1,得到“port to forward 2”(PTF2),如图5所示。数据包被发送到PTF2。转换引擎KSZ8863MLL/FLL/RLL具有高性能的切换引擎,可以将数据从mac的包缓冲区移动到缓冲区。它以存储和转发模式运行,而高效的切换机制降低了总体延迟。交换引擎有一个32kB的内部帧缓冲区。这个缓冲池在所有三个端口之间共享。总共有256个缓冲区可用。每个缓冲区的大小为128字节。MAC的操作KSZ8863MLL/FLL/RLL严格遵守IEEE 802.3标准,最大限度地提高兼容性。包间间隙(IPG)如果一个帧被成功传输,96位时间IPG被测量在两个连续的MTXEN之间。如果当前数据包发生冲突,则从MCRS和下一个MTXEN测量96位时间IPG。退下算法KSZ8863MLL/FLL/RLL实现了IEEE 802.3标准的二进制指数回退算法和可选的“攻击模式”回退。在16次冲突之后,根据寄存器4 (0x04)位[3]的开关配置,可以选择性地丢弃数据包。晚碰撞如果一个传输包在经过512位的传输后发生冲突,该包将被丢弃。非法的帧KSZ8863MLL/FLL/RLL丢弃小于64字节的帧,并可编程接受最多1518字节、1536字节或1916字节的帧。这些最大帧大小设置在寄存器4 (0x04)中编程。由于KSZ8863MLL/FLL/RLL支持VLAN标记,所以当这些标记出现时,会调整最大的大小。全双工流量控制KSZ8863MLL/FLL/RLL在发射端和接收端都支持标准的IEEE 802.3倍流量控制帧。在接收端,如果KSZ8863MLL/FLL/RLL接收到一个暂停控制帧,KSZ8863MLL/FLL/RLL将不会传输下一个正常帧,直到暂停控制帧中指定的计时器过期。如果在当前计时器过期之前接收到另一个暂停帧,则将使用第二个暂停帧中的新值更新计时器。在此期间(在流控制期间),只传输KSZ8863MLL/FLL/RLL中的流控制包。在传输端,KSZ8863MLL/FLL/RLL具有智能和高效的方法来确定何时调用流控制。流控制基于系统资源的可用性,包括可用缓冲区、可用传输队列和可用接收队列。KSZ8863MLL/FLL/RLL将流控制一个端口,如果目标端口资源繁忙,则该端口刚刚接收到一个包。KSZ8863MLL/FLL/RLL发出一个流控制帧(XOFF),其中包含IEEE 802.3x标准定义的最大暂停时间。一旦资源被释放,KSZ8863MLL/FLL/RLL发送另一个流控制帧(XON),暂停时间为零,以关闭流控制(打开到端口的传输)。提供了一个滞后特性,以防止流量控制机构被不断地**和停用。如果接收队列已满,KSZ8863MLL/FLL/RLL流控制所有端口。半双工传输反压力还提供了半双工背压选项(不在IEEE 802.3标准中)。活化和失活条件与全双工流量控制相同。如果需要背压,KSZ8863MLL/FLL/RLL发送序言来延迟其他站的传输(载波感知遵从)。为了避免杂乱和过度的顺从(如802.3标准中定义的那样),在一段时间后,KSZ8863MLL/FLL/RLL中断载波感知,然后快速地再次提升。这种短的静音时间(没有载波感知)阻止其他站发送数据包,从而使其他站处于载波感知延迟状态。如果端口在反压状态下有数据包要发送,则载波感知类型反压将被中断,而这些数据包将被传输。如果没有额外的数据包要发送,载波感知类型反压将重新**,直到开关资源释放为止。如果发生碰撞,则跳过二进制指数回退算法,立即生成载波感知,从而减少进一步碰撞的机会,保持载波感知,防止数据包接收。
为确保在10个BASE-T或100个BASE-TX半双工模式下没有丢包,用户必须启用以下功能:•主动回退(寄存器3 (0x03),位[0])•没有过多的冲突下降(寄存器4 (0x04),位[3])注意:这些位没有设置为默认值,因为这不是IEEE标准。广播风暴的保护KSZ8863MLL/FLL/RLL有一个智能选项来保护交换机系统不接收太多的广播包。当广播包转发到除源端口之外的所有端口时,可能会使用过多的交换资源(传输队列中的带宽和可用空间)。KSZ8863MLL/FLL/RLL可以选择包含用于风暴控制的“多播包”。广播风暴速率参数是全局编程的,可以根据每个端口启用或禁用。该速率基于100BT的67ms间隔和10BT的500ms间隔。在每个间隔的开始,计数器被清除为零,速率限制机制开始计算间隔期间的字节数。速率定义在寄存器6 (0x06)和寄存器7 (0x07)中进行了描述。默认设置是0x63 (99 decimal)。这等于1%的利率,计算如下:148,800帧/秒×67ms/interval×1% = 99帧/interval(约)= 0x63注意:148,800帧/秒是基于100BASE-TX中64字节的数据包块,两个数据包之间有12个字节的IPG和8个字节的序言。端口个人MAC地址和源端口过滤KSZ8863MLL/FLL/RLL分别为端口1和端口2提供单独的MAC地址。它们可以在注册表142-147和148-153处设置。当寄存器21和37位6分别设置为1时,如果信息包的源地址与端口1或端口2的MAC地址匹配,那么信息包将被过滤。例如,数据包在完成环形网络的循环后将被丢弃。MII接口操作媒体独立接口(MII)在IEEE 802.3u标准第22条中指定。它提供了物理层和MAC层设备之间的通用接口。KSZ8863MLL/FLL提供的MII连接到设备的第三台MAC, MII默认为PHY模式,可以通过寄存器53位7设置为MAC模式。该接口包含两组不同的信号:一组用于传输,另一组用于接收。表4描述了信息产业部总线使用的信号。MII在PHY模式或MAC模式下运行。数据接口是啃宽,运行在¼网络比特率(不编码)。传输端上的附加信号指示数据何时有效或传输过程中何时发生错误。类似地,接收端有一些信号,当数据有效且没有物理层错误时,这些信号将进行传输。对于半双工操作,SCOL信号指示传输期间是否发生了冲突。KSZ8863MLL/FLL不提供用于PHY模式操作的MRXER信号和用于MAC模式操作的MTXER信号。通常,MRXER表示来自物理层设备的接收错误,MTXER表示来自MAC设备的传输错误。由于开关过滤器错误帧,这些MII错误信号不被KSZ8863MLL/FLL使用。因此,对于PHY模式操作,如果与KSZ8863MLL/FLL接口的设备有MRXER输入pin,则需要将其绑低。对于MAC模式操作,如果与KSZ8863MLL/FLL接口的设备有MTXER输入引脚,也需要将其绑低。KSZ8863MLL/FLL在MII PHY模式下提供了一个旁路功能。Pin SMTXER3/MII_LINK用于MII链接状态。如果主机断电,pin MII_LINK将调高。在这种情况下,不会通过端口3发送来自端口1或端口2的新入口帧,并且已经在包内存中的端口3的帧将被清除。RMII接口操作简化的媒体无关接口(RMII)指定一个低引脚计数的媒体无关接口(MII)。RMII提供了物理层和MAC层设备之间的通用接口,具有以下关键特性:1. 端口10Mbps和100Mbps数据速率。2. 使用单个50mhz时钟引用(内部或外部提供)。3.提供独立的2位宽(di-bit)传输和接收数据路径。4. 包含两组不同的信号:一组用于传输,另一组用于接收