小梅哥FPGA-1.1设计思路

一、FPGA开发流程

  1. 设计定义(实现什么功能,模块的划分)
  2. 设计输入(通过硬件描述语言、IP核、原理图进行设计)
  3. 分析和综合(判断设计输入是否有错误)
  4. 功能仿真(理想情况0延迟)
    1)验证你所设计的逻辑是否正确
    2)辅助分析设计里面存在的问题
    3)协助了解我们设计的代码对应的逻辑电路运行时的信号波形
  5. 布局布线(软件对代码布局到芯片)
  6. 时序仿真(布局布线后有延迟需要时序仿真)
  7. 时序约束(如果时序仿真不通过)
  8. IO分配以及配置文件的生成
  9. 配置(烧写FPGA)
  10. 在线调试
    小梅哥FPGA-1.1设计思路