开发环境 -- 管脚的驱动能力
目前开发的项目,主控为hi3798c+hi3519av100,
驱动开发阶段完成后,经常被测试找,反馈某个管脚测试出的信号不合格,要求改良
本身信号质量应该算是硬件工程师的事情吧,但是修改了那些问题管脚的“驱动能力”后,再次测试信号质量过关。
因此,好奇这个“驱动能力”到底涉及到哪些知识,还有就是目前其他管脚的驱动能力是否合格?
能否通过分析,判断该管脚的驱动能力是否正常?
注意:之前遇到很多现象,原因都是驱动能力不足,这边先提一下:
测出来时钟都不是一个方波?长得像个三角波 --》 驱动能力不足的时候,可能会导致波形变成三角波
之前时钟的上升下降时间不满足要求应该也是驱动能力不足的原因
以当前遇到的这个问题为例,一步一步分析。
1.缺陷描述:hi3519av100的TXCLK的上升下降时间偏大,TXEN与TXD0的建立时间偏小。
2.问题排查:查看对应管脚的驱动能力。
目前驱动能力已经是最大了,但测试还是过不了
测试还是没有通过...
后续再弄...